Меню
Корзина

CDCLVD1208RHDT

CDCLVD1208RHDT
CDCLVD1208RHDT
  • Наличие: Под заказ 3-4 недели
1 928 ₽
В корзину

IC, CLOCK, BUFF, LVDS, 2:8, 28VQFN.


The CDCLVD1208RHDT is a Clock Buffer distributes one of two selectable clock inputs (IN0, IN1) to 8 pairs of differential LVDS clock outputs (OUT0, OUT7) with minimum skew for clock distribution. It can accept two clock sources into an input multiplexer. The inputs can either be LVDS, LVPECL or LVCMOS. It is specifically designed for driving 50R transmission lines. If the input is in single ended mode, the appropriate bias voltage (VAC_REF) should be applied to the unused negative input pin. The IN_SEL pin selects the input which is routed to the outputs. If this pin is left open it disables the outputs (static). The part supports a fail-safe function. It incorporates an input hysteresis, which prevents random oscillation of the outputs in absence of an input signal.

Характеристики
SVHC (Особо Опасные Вещества)No SVHC (15-Jun-2015)
Количество Выводов28вывод(-ов)
Количество Выходов8выход(-ов)
Линия Продукции-
Максимальная Рабочая Температура85°C
Максимальное Напряжение Питания2.625В
Минимальная Рабочая Температура-40°C
Минимальное Напряжение Питания2.375В
Стиль Корпуса ИС Тактового ГенератораVQFN
Тип Микросхемы ТаймераБуфер Тактовых Сигналов
УпаковкаПоштучно
Уровень Чувствительности к Влажности (MSL)MSL 2 - 1 год
Частота800МГц