
- Наличие: Под заказ 3-4 недели
Регистр сдвига, семейство LV, Параллельный в Последовательный, 1 Элемент, TSSOP, 16 вывод(-ов), 2 В.
The SN74LV165APW is a 8-bit parallel-load Shift Register designed for 2 to 5.5V VCC operation. When it is clocked, data is shifted toward the serial output QH. parallel-in access to each stage is provided by eight individual direct data inputs that are enabled by a low level at the shift/load (SH/LD) input. It features a clock-inhibit function and a complemented serial output, QH. clocking is accomplished by a low-to-high transition of the clock (CLK) input while SH/LD\ is held high and clock inhibit (CLK INH) is held low. The functions of CLK and CLK INH are interchangeable. Since a low CLK and a low-to-high transition of CLK INH accomplishes clocking, CLK INH should be changed to the high level only while CLK is high. parallel loading is inhibited when SH/LD\ is held high. The parallel inputs to the register are enabled while SH/LD\ is held low, independently of the levels of CLK, CLK INH or SER.
Характеристики | |
SVHC (Особо Опасные Вещества) | No SVHC (15-Jun-2015) |
Количество Выводов | 16вывод(-ов) |
Количество Элементов | 1 Элемент |
Линия Продукции | - |
Максимальная Рабочая Температура | 85°C |
Максимальное Напряжение Питания | 5.5В |
Минимальная Рабочая Температура | -40°C |
Минимальное Напряжение Питания | 2В |
Стиль Корпуса Микросхемы Логики | TSSOP |
Тип Выхода Микросхемы | Дифференциальный |
Тип Логики | Регистр Сдвига |
Упаковка | Поштучно |
Уровень Чувствительности к Влажности (MSL) | MSL 1 - Безлимитный |
Функция Сдвига Регистра | Параллельный в Последовательный |