Меню
Корзина

SN74LV166APW

SN74LV166APW
SN74LV166APW
  • Наличие: Под заказ 3-4 недели
127 ₽
В корзину

Регистр сдвига, Параллельный в Последовательный, Последовательный в Последовательный, 1 Элемент.


The SN74LV166APW is a 8-bit parallel-load Shift Register designed for 2 to 5.5V VCC operation. It features gated clock (CLK, CLK INH) inputs and an overriding clear (CLR\) input. The parallel-in or serial-in modes are established by the shift/load (SH/LD\) input. When high, SH/LD\ enables the serial (SER) data input and couples the eight flip-flops for serial shifting with each clock (CLK) pulse. When low, the parallel (broadside) data inputs are enabled and synchronous loading occurs on the next clock pulse. During parallel loading, serial data flow is inhibited. clocking is accomplished on the low-to-high-level edge of CLK through a 2-input positive-NOR gate, permitting one input to be used as a clock-enable or clock-inhibit function. Holding either CLK or CLK INH high inhibits clocking, holding either low enables the other clock input. This allows the system clock to be free running and the register can be stopped on command with the other clock input.

Характеристики
SVHC (Особо Опасные Вещества)No SVHC (15-Jun-2015)
Количество Выводов16вывод(-ов)
Количество Элементов1 Элемент
Линия Продукции-
Максимальная Рабочая Температура85°C
Максимальное Напряжение Питания5.5В
Минимальная Рабочая Температура-40°C
Минимальное Напряжение Питания
Стиль Корпуса Микросхемы ЛогикиTSSOP
Тип Выхода МикросхемыСтандартный
Тип ЛогикиРегистр Сдвига
УпаковкаПоштучно
Уровень Чувствительности к Влажности (MSL)MSL 1 - Безлимитный
Функция Сдвига РегистраПараллельный в Последовательный, Последовательный в Последовательный