
- Наличие: Под заказ 3-4 недели
Регистр сдвига, семейство LV, Последовательный в Параллельный, 1 Элемент, TSSOP, 16 вывод(-ов), 2 В.
The SN74LV595APWR is a 8-bit serial-in parallel-out Shift Register feeds an 8-bit D-type storage register. The storage register has parallel 3-state outputs. Separate clocks are provided for the shift and storage registers. The shift register has a direct overriding clear (SRCLR\) input, serial (SER) input and serial outputs for cascading. When the OE\ input is high, the outputs are in the high-impedance state. Both the shift register clock (SRCLK) and storage register clock (RCLK) are positive-edge triggered. If both clocks are connected together, the shift register always is one clock pulse ahead of the storage register. This low-drive CMOS device can be used for a multitude of bus interface type applications where output ringing is a concern. The low drive and slow edge rates will minimize overshoot and undershoot on the outputs. The inputs are 5V tolerant allowing for down translation to VCC.
Характеристики | |
SVHC (Особо Опасные Вещества) | No SVHC (15-Jun-2015) |
Количество Выводов | 16вывод(-ов) |
Количество Элементов | 1 Элемент |
Линия Продукции | - |
Максимальная Рабочая Температура | 85°C |
Максимальное Напряжение Питания | 5.5В |
Минимальная Рабочая Температура | -40°C |
Минимальное Напряжение Питания | 2В |
Стиль Корпуса Микросхемы Логики | TSSOP |
Тип Выхода Микросхемы | С Тремя Состояниями |
Тип Логики | Регистр Сдвига |
Упаковка | Разрезная Лента |
Уровень Чувствительности к Влажности (MSL) | MSL 1 - Безлимитный |
Функция Сдвига Регистра | Последовательный в Параллельный |