
- Наличие: Под заказ 3-4 недели
Транслятор уровня напряжения, 2 входа, 1.4нс, 3В до 3.6В, SOIC-8.
The MC100EPT21DR2G is a 3.3V differential LVPECL/LVDS/CML to LVTTL/LVCMOS translator in 8 pin SOIC package. Because LVPECL (positive ECL), LVDS, positive CML input levels and LVTTL/LVCMOS output levels are used, only +3.3 V and ground are required. The small outline 8 lead SOIC package makes MC100EPT21DR2G ideal for applications which require the translation of a clock or data signal. The VBB output allows this device to be cap coupled in either single ended or differential input mode. VBB output is tied to D input and D is driven for a non inverting buffer or VBB output is tied to the D input and D is driven for an inverting buffer when single ended cap coupled. VBB output is connected through a resistor to each input pin when cap coupled differentially. If used the VBB pin should be bypassed to VCC via a 0.01µF capacitor. It is used in precision clock translation applications.
Характеристики | |
SVHC (Особо Опасные Вещества) | No SVHC (17-Dec-2015) |
Задержка Распространения | 1.4нс |
Количество Входов | 2 |
Количество Выводов | 8вывод(-ов) |
Линия Продукции | - |
Максимальная Рабочая Температура | 85°C |
Максимальное Напряжение Питания | 3.6В |
Минимальная Рабочая Температура | -40°C |
Минимальное Напряжение Питания | 3В |
Стиль Корпуса Микросхемы Логики | SOIC |
Тип Логики | Уровневый Транслятор |
Упаковка | Разрезная Лента |
Уровень Чувствительности к Влажности (MSL) | MSL 1 - Безлимитный |