
- Наличие: Под заказ 3-4 недели
Триггер, дифференциальный, положительный фронт, JK, 10.3 нс, 100 МГц, 24 мА, SOIC, 16 вывод(-ов).
The CD74AC109M96 is a dual positive-edge-triggered J-K Flip-flop with set and reset. It contains two independent J-K\ positive-edge-triggered flip-flops. A low level at the preset (PRE\) or clear (CLR\) inputs sets or resets the outputs, regardless of the levels of the other inputs. When PRE\ and CLR\ are inactive (high), data at the J and K\ inputs meeting the setup-time requirements are transferred to the outputs on the positive-going edge of the clock pulse. Clock triggering occurs at a voltage level and is not directly related to the rise time of the clock pulse. Following the hold-time interval, data at the J and K\ inputs can be changed without affecting the levels at the outputs. This versatile flip-flop can perform as toggle flip-flops by grounding K\ and tying J high. It also can perform as D-type flip-flop if J and K\ are tied together.
Характеристики | |
SVHC (Особо Опасные Вещества) | No SVHC (15-Jun-2015) |
Выходной Ток | 24мА |
Задержка Распространения | 10.3нс |
Количество Выводов | 16вывод(-ов) |
Линия Продукции | - |
Максимальная Рабочая Температура | 125°C |
Максимальное Напряжение Питания | 5.5В |
Минимальная Рабочая Температура | -55°C |
Минимальное Напряжение Питания | 1.5В |
Стиль Корпуса Микросхемы Логики | SOIC |
Тип Выхода Микросхемы | Дифференциальный |
Тип Триггера | JK |
Упаковка | Поштучно |
Уровень Чувствительности к Влажности (MSL) | MSL 1 - Безлимитный |
Частота | 100МГц |