
- Наличие: Под заказ 3-4 недели
Триггер, со сбросом, дополнительный выход, дифференциальный, отрицательный фронт, JK, 14 нс, 60 МГц.
The CD74HC107E is a high speed CMOS dual negative-edge-triggered J-K Flip-flop with reset. It utilizes silicon gate CMOS technology to achieve operating speeds equivalent to LSTTL parts. It exhibits the low power consumption of standard CMOS integrated circuits, together with the ability to drive 10 LSTTL loads. This flip-flop has independent J, K, Reset and Clock inputs and Q and Q\ outputs. It changes state on the negative-going transition of the clock pulse. Reset is accomplished asynchronously by a low level input. This device is functionally identical to the HC/HCT73 but differs in terminal assignment and in some parametric limits. The HCT logic family is functionally as well as pin compatible with the standard LS family.
Характеристики | |
SVHC (Особо Опасные Вещества) | No SVHC (15-Jun-2015) |
Выходной Ток | 5.2мА |
Задержка Распространения | 14нс |
Количество Выводов | 14вывод(-ов) |
Максимальная Рабочая Температура | 125°C |
Максимальное Напряжение Питания | 6В |
Минимальная Рабочая Температура | -55°C |
Минимальное Напряжение Питания | 2В |
Стиль Корпуса Микросхемы Логики | DIP |
Тип Выхода Микросхемы | Дифференциальный, Дополнительный |
Тип Триггера | JK |
Упаковка | Поштучно |
Уровень Чувствительности к Влажности (MSL) | - |
Частота | 60МГц |