Меню
Корзина

Полупроводники - Микросхемы

Логический элемент И, семейство AUP, 2 входа, 4мА, 800мВ до 3.6В, VSSOP-8.The SN74AUP2G08DCUR is a low-power dual 2-input positive-AND Gate and performs the Boolean function Y = A • B or Y = (A\ + B\)\ in positive logic. The AUP family is premier solution to the industry's low-power needs in battery..
0 ₽
Логический элемент И, семейство AUP, 2 входа, 4мА, 800мВ до 3.6В, VSSOP-8.The SN74AUP2G08DCUR is a low-power dual 2-input positive-AND Gate and performs the Boolean function Y = A • B or Y = (A\ + B\)\ in positive logic. The AUP family is premier solution to the industry's low-power needs in battery..
34 ₽
Инвертор, семейство AUP, триггер Шмитта, 2 входа, 20мА, 800мВ до 3.6В, SC-70-6...
53 ₽
Буфер, триггер Шмитта, 800мВ до 3.6В, SC-70-6...
36 ₽
Буфер, инвертирующий, 800мВ до 3.6В, VSSOP-8.The SN74AUP2G240DCUR is a low-power dual Buffer/Driver with 3-state outputs. It ensures a very low static and dynamic-power consumption across the entire VCC range of 0.8 to 3.6V, resulting in increased battery life. The SN74AUP2G240 is designed specifica..
62 ₽
NON INVERTING BUFFER, US8-8...
0 ₽
Буфер, неинвертирующий, 800мВ до 3.6В, VSSOP-8...
57 ₽
Buffer/Driver Logic IC...
0 ₽
Буфер, неинвертирующий, 800мВ до 3.6В, X2SON-8...
35 ₽
Триггер, неивертированный, положительный фронт, D, 4.1 нс, 260 МГц, 4 мА, VSSOP, 8 вывод(-ов).The SN74AUP2G79DCUR is a dual positive-edge-triggered D-type Flip-flop fully specified for partial-power-down applications using Ioff. The Ioff circuitry disables the outputs, preventing damaging current ba..
53 ₽
D-TYPE FLIP FLOP DUAL, 4.3NS, US8-8...
0 ₽
Триггер, инвертированный, положительный фронт, D, 4.2 нс, 260 МГц, 4 мА, VSSOP, 8 вывод(-ов)...
37 ₽
Показано с 21049 по 21060 из 33701 (всего 2809 страниц)