- Наличие: Под заказ 3-4 недели
D-LATCH, TRANSPARENT, OCTAL, SOIC-20.
The CD74HC573M96 is an octal CMOS Transparent D Latch with 3-state outputs. This high speed latch is designed for 2 to 6V VCC operation. When the LE input is high, the Q outputs follow the data (D) inputs. When LE is low, the Q outputs are latched at the logic levels of the D inputs. A buffered OE\ input can be used to place the eight outputs in either a normal logic state (high or low) or the high-impedance state. In the high-impedance state, the outputs neither load nor drive the bus lines significantly. The high-impedance state and increased drive provide the capability to drive bus lines without interface or pull-up components. OE\ does not affect the internal operations of the latches. Old data can be retained or new data can be entered while the outputs are in the high-impedance state. To ensure the high-impedance state during power up or power down, OE\ should be tied to VCC through a pull-up resistor.
Характеристики | |
SVHC (Особо Опасные Вещества) | No SVHC (15-Jun-2015) |
Выходной Ток | 7.8мА |
Задержка Распространения | 30нс |
Количество Бит | 8бит |
Количество Выводов | 20вывод(-ов) |
Линия Продукции | - |
Максимальная Рабочая Температура | 125°C |
Максимальное Напряжение Питания | 6В |
Минимальная Рабочая Температура | -55°C |
Минимальное Напряжение Питания | 2В |
Стиль Корпуса Микросхемы Логики | SOIC |
Тип Выхода Микросхемы | С Тремя Состояниями |
Тип Защелки | Прозрачная D Типа |
Упаковка | Разрезная Лента |
Уровень Чувствительности к Влажности (MSL) | MSL 1 - Безлимитный |